| Điểm       | <b>ĐỀ THI CUỐI KỲ</b> - Ngày thi: 19/12/2018                                                                                                                        | Chữ ký giám thị |
|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|
|            | MÔN: <b>KỸ THUẬT SỐ</b>                                                                                                                                             |                 |
|            | Thời gian làm bài: <b>110 phút</b> – KHÔNG sử dụng tài liệu<br>Làm bài ngay trên đề thi – Đề thi bao gồm <b>7 câu</b><br><b>Sinh viên trình bày cách làm đầy đủ</b> |                 |
| Họ và tên: | MSSV:                                                                                                                                                               | Nhóm:           |

|                     | (1) Beginning | (2) Developing | (3) Accomplished | (4) Exemplary |
|---------------------|---------------|----------------|------------------|---------------|
| <u>Câu 1 (1.5đ)</u> |               |                |                  |               |
| <u>Câu 2 (1.5đ)</u> |               |                |                  |               |
| <u>Câu 3 (1.0đ)</u> |               |                |                  |               |
| <u>Câu 4 (1.0đ)</u> |               |                |                  |               |
| <u>Câu 5 (1.5đ)</u> |               |                |                  |               |
| <u>Câu 6 (1.0đ)</u> |               |                |                  |               |
| <u>Câu 7 (2.5đ)</u> |               |                |                  |               |
| Tổng cộng (10đ)     |               |                |                  |               |

## **<u>Câu 1:</u>** (1.5đ)

Cho hàm 4 biến  $F(A, B, C, D) = \overline{A}(B \oplus C) + BCD$ 

a. Thiết kế hàm **F** chỉ sử dụng các bộ cộng toàn phần (**Full Adder**), không dùng thêm cổng logic

b. Thiết kế hàm  $\mathbf{F}$  chỉ sử dụng  $\mathbf{01}$   $\mathbf{MUX}$   $\mathbf{2} \rightarrow \mathbf{1}$  và các cổng logic cần thiết.



c. Thiết kế hàm  $\mathbf{F}$  chỉ sử dụng  $\mathbf{01}$   $\mathbf{IC}$   $\mathbf{giải}$   $\mathbf{m\tilde{a}}$   $\mathbf{3}$   $\rightarrow$   $\mathbf{8}$  ( $\mathbf{IC}$   $\mathbf{74138}$ ) và các cổng logic cần thiết.



Trang 2/8

#### **Câu 2:** (1.5đ)

Cho mạch tổ hợp được mô tả bằng mã VHDL như sau:

```
library IEEE;
use IEEE.std logic 1164.all;
entity cau 2 is
port(
      x : in STD_LOGIC_VECTOR(3 downto 0);
      y : out STD_LOGIC_VECTOR(2 downto 0));
architecture comb of cau 2 is
component mux2to1
port (
      a : in STD LOGIC VECTOR(2 downto 0);
      b : in STD LOGIC VECTOR(2 downto 0);
      s : in STD LOGIC;
      f : out STD LOGIC VECTOR(2 downto 0));
end component;
signal s_temp : STD_LOGIC;
signal b temp : STD LOGIC VECTOR(2 downto 0);
begin
s temp \leq x(3) xor x(2);
b temp \leq not(x(2)) & x(2) & x(2);
U1: mux2to1
port map(a => x(2 downto 0),
         b \Rightarrow b temp,
         s => s temp,
         f \Rightarrow y;
end comb;
-- Component mux2to1
library IEEE;
use IEEE.std logic 1164.all;
entity mux2to1 is
port (
      a : in STD_LOGIC_VECTOR(2 downto 0);
      b : in STD_LOGIC_VECTOR(2 downto 0);
      s : in STD LOGIC;
      f : out STD LOGIC VECTOR(2 downto 0));
end mux2to1;
architecture behavior of mux2to1 is
begin
   process (a, b, s)
   begin
      if s = '0' then f <= a;
      else f <= b;</pre>
      end if;
   end process;
end behavior;
```

Chức năng của hệ tổ hợp:

a. Vẽ sơ đồ mạch của hệ tổ hợp được mô tả ở câu 2. **Lưu ý:** sinh viên ghi chú đầy đủ tên các tín hiệu trung gian (signal) lên hình vẽ (0.5đ).

b. Lập bảng hoạt động của hệ tổ hợp trên. Từ đó cho biết hệ tổ hợp trên thực hiện chức năng gì? Biết rằng ngõ vào và ngõ ra được biểu diễn dưới số có dấu bù 2. (1.0đ)

| <b>x</b> (3) | <b>x</b> (2) | <b>x</b> (1) | <b>x</b> (0) | S | y(2) | y(1) | <b>y</b> (0) |
|--------------|--------------|--------------|--------------|---|------|------|--------------|
| 0            | 0            | 0            | 0            |   |      |      |              |
| 0            | 0            | 0            | 1            |   |      |      |              |
| 0            | 0            | 1            | 0            |   |      |      |              |
| 0            | 0            | 1            | 1            |   |      |      |              |
| 0            | 1            | 0            | 0            |   |      |      |              |
| 0            | 1            | 0            | 1            |   |      |      |              |
| 0            | 1            | 1            | 0            |   |      |      |              |
| 0            | 1            | 1            | 1            |   |      |      |              |
| 1            | 0            | 0            | 0            |   |      |      |              |
| 1            | 0            | 0            | 1            |   |      |      |              |
| 1            | 0            | 1            | 0            |   |      |      |              |
| 1            | 0            | 1            | 1            |   |      |      |              |
| 1            | 1            | 0            | 0            |   |      |      |              |
| 1            | 1            | 0            | 1            |   |      |      |              |
| 1            | 1            | 1            | 0            |   |      |      |              |
| 1            | 1            | 1            | 1            |   |      |      |              |

### **Câu 3:** (1.0đ)

Cho mạch logic sau, biết các cổng NOT và NAND đều có thời gian trễ (delay) như nhau = 10 ns.



a. Hãy hoàn thành giản đồ xung sau (với **X1** và **X3** giữ nguyên bằng 1):



b. Cho biết loại hazard xảy ra trong mạch (static-1, static-0) và vẽ lại mạch khắc phục hazard này.

# **Câu 4:** (1.0đ)

Thiết kế mạch đếm nối tiếp 3-bit  $\mathbf{Q_2Q_1Q_0}$  ( $\mathbf{Q_2}$ : MSB) có dãy đếm như hình bên dùng **SR-FF** xung clock cạnh xuống, chân Preset tích cực cao và chân Clear tích cực thấp.

Gọi ý: Tìm sự tương quan giữa  $\mathbf{SR}\text{-}\mathbf{FF}$  với  $\mathbf{D}\text{-}\mathbf{FF}$ 



# <u>Câu 5:</u> (1.5đ)

Cho bộ đếm song song 3 bit  $\mathbf{Q_1Q_2Q_3}$  ( $\mathbf{Q_1}$  là  $\mathbf{MSB}$ ), với  $\mathbf{X}$  là ngõ vào điều khiển



a. Xác định ngõ vào của các FF.

b. Phân tích và vẽ giản đồ trạng thái của bộ đếm.

c. Cho biết ý nghĩa của bộ đếm trên.

### **Câu 6:** (1.0đ)

Thiết kế một hệ tuần tự kiểu **Mealy** có 2 ngõ vào ( $\mathbf{E}$  và  $\mathbf{X}$ ) và 1 ngõ ra ( $\mathbf{Z}$ ). Biết khi  $\mathbf{E}$  = '1', thì hệ tuần tự sẽ cho ngõ ra  $\mathbf{Z}$  bằng 1 khi chuỗi ngõ vào nhận được là "110" hoặc "1111"; còn khi  $\mathbf{E}$  = '0', thì hệ không đọc chuỗi (xem như giữ nguyên trạng thái hiện tại).

Tìm giản đồ trạng thái (hoặc bảng trạng thái) của hệ (ghi rõ ý nghĩa của từng trạng thái).

| Tr. Thái  | Ý nghĩa            |
|-----------|--------------------|
| S0        | Trạng thái bắt đầu |
| <b>S1</b> |                    |
| <b>S2</b> |                    |
| ••        |                    |
|           |                    |
|           |                    |

## <u>Câu 7:</u> (2.5đ)

Cho hệ tuần tự có giản đồ trạng thái (graph trạng thái) như hình vẽ. Hệ có 1 ngõ vào là **X**, 2 ngõ ra **Z1** (**kiểu MOORE**) và **Z2** (**kiểu MEALY**). Khi có xung clock cạnh xuống thì hệ chuyển trạng thái.



Trang 7 / 8

b. Với gán trạng thái  $\mathbf{Q_AQ_B}$ :  $\mathbf{S0}=10$ ,  $\mathbf{S1}=11$ ,  $\mathbf{S2}=00$  và  $\mathbf{S3}=01$ . Thiết kế hệ trên bằng **PLA** và **T-FF**. (1.5đ)